Đại học Công nghiệp Thành phố Hồ Chí Minh
Khoa Công nghệ Điện tử
Đổi mới nâng tầm cao mới – Năng động hội nhập toàn cầu
Đại học Công nghiệp TP.HCM
Đại học Công nghiệp Thành phố Hồ Chí Minh
Khoa Công nghệ Điện tử
Khoa Công nghệ Điện tử
Phòng thí nghiệm
Chủ đề năm học
Phòng thực hành Thiết kế lõi IP
25-03-2025

Chức năng:

- Phân tích, thiết kế mạch tích hợp số dùng ngôn ngữ mô tả phần cứng Verilog HDL

    + Kit phát triển DE1 Cyclone® II 2C20 FPGA cổng TV-IN (ADV7181B), SDRAM, VGA(ADV7123), USB Blaster.

    + Kit phát triển DE2-115 Cyclone® IV EP4CE115 gồm 114.480 phần tử logic, lớn nhất trong các dòng Cyclone IV E. RAM lên đến 3.9 Mbit và 266 bộ nhân. 

Thiết kế lõi IP, hệ thống tích hợp trên chip SoC với Quartus SoPC

    + KIT phát triển DE10-Standard Cyclone V (925 MHz, Dual-Core ARM Cortex-A9 MPCore Processor): bộ nhớ DDR3 tốc độ cao, video và âm thanh, Ethernet.   

 

Kit phát triển DE2-115

 

KIT SoC DE10-Standard

 

Phòng thực hành Thiết kế lõi IP - X7.03

Nhiệm vụ:

Rèn luyện cho sinh viên các kỹ năng sau:

  1. Lập trình ngôn ngữ mô tả phần cứng verilog HDL để mô tả mạch tổ hợp, mạch tuần tự, PLD, FSM…
  2. Sử dụng thành thạo các phần mềm thiết kế vi mạch số của Altera (Quatus, Modelsim).
  3. Viết giải thuật, mã code, biên dịch, sửa lỗi và nạp chương trình thành thạo.
  4. Thử nghiệm các thiết kế mạch tích hợp số trên kit  DE2, DE10-Stardard
  5. Thực hành thiết kế SoPC
  6. Thực hành thiết kế Lõi IP
Đơn vị liên kết